1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
32
33
34
35
36
37
38
39
40
41
42
43
44
45
46
47
48
49
50
51
52
53
54
55
56
57
58
59
60
61
62
63
64
65
66
67
68
69
70
71
72
73
74
75
76
77
78
79
80
81
82
83
84
85
86
87
88
89
90
91
92
93
94
95
96
97
98
99
100
101
102
103
104
105
106
107
108
109
110
111
112
113
114
115
116
117
118
119
120
121
122
123
124
125
126
127
128
129
130
131
132
133
134
135
136
137
138
139
140
141
142
143
144
145
146
147
148
149
150
151
152
153
154
155
156
157
158
159
160
161
162
163
164
165
166
167
168
169
170
171
172
173
174
175
176
177
178
179
180
181
182
183
184
185
186
187
188
189
190
191
192
193
194
195
196
197
198
199
200
201
202
203
204
205
206
207
208
209
210
211
212
213
214
215
216
217
218
219
220
221
222
223
224
225
226
227
228
229
230
231
232
233
234
235
236
237
238
239
240
241
242
243
244
245
246
247
248
249
250
251
252
253
254
255
256
257
258
259
260
261
262
263
264
265
266
267
268
269
270
271
272
273
274
275
276
277
278
279
280
281
282
283
284
285
286
287
288
289
290
291
292
293
294
295
296
297
298
299
300
301
302
303
304
305
306
307
308
309
310
311
312
313
314
315
316
317
318
319
320
321
322
323
324
325
326
327
328
329
330
331
332
333
334
335
336
337
338
339
340
341
342
343
344
345
346
347
348
349
350
351
352
353
354
355
356
357
358
359
360
361
362
363
364
365
366
367
368
369
370
371
372
373
374
375
376
377
378
379
380
381
382
383
384
385
386
387
388
389
390
391
392
393
394
395
396
397
398
399
400
401
402
403
404
405
406
407
408
409
410
411
412
413
414
415
416
417
418
419
420
421
422
423
424
425
426
427
428
429
430
431
432
433
434
435
436
437
438
439
440
441
442
443
444
445
446
447
448
449
450
451
452
453
454
455
456
457
458
459
460
461
462
463
464
465
466
467
468
469
470
471
472
473
474
475
476
477
478
479
480
481
482
483
484
485
486
487
488
489
490
491
492
493
494
495
496
497
498
499
500
501
502
503
504
505
506
|
// Test SPA
__STWRST
SPA _101
__ASSERT== 1, 2
_101: NOP 0
__STWRST
SET
SPA _102
__ASSERT== 1, 2
_102: NOP 0
// Test SPB
__STWRST
SPB _201
SPA _202
_201: __ASSERT== 1, 2
_202: NOP 0
__ASSERT== __STW OR, 0
__ASSERT== __STW STA, 1
__ASSERT== __STW VKE, 1
__STWRST
SET
SPB _203
__ASSERT== 1, 2
_203: NOP 0
__ASSERT== __STW OR, 0
__ASSERT== __STW STA, 1
__ASSERT== __STW VKE, 1
// Test SPBN
__STWRST
SET
SPBN _301
SPA _302
_301: __ASSERT== 1, 2
_302: NOP 0
__ASSERT== __STW OR, 0
__ASSERT== __STW STA, 1
__ASSERT== __STW VKE, 1
__STWRST
SPBN _303
__ASSERT== 1, 2
_303: NOP 0
__ASSERT== __STW OR, 0
__ASSERT== __STW STA, 1
__ASSERT== __STW VKE, 1
// Test SPBB
__STWRST
SPBB _401
SPA _402
_401: __ASSERT== 1, 2
_402: NOP 0
__ASSERT== __STW OR, 0
__ASSERT== __STW STA, 1
__ASSERT== __STW VKE, 1
__ASSERT== __STW BIE, 0
__STWRST
SET
SPBB _403
__ASSERT== 1, 2
_403: NOP 0
__ASSERT== __STW OR, 0
__ASSERT== __STW STA, 1
__ASSERT== __STW VKE, 1
__ASSERT== __STW BIE, 1
// Test SPBNB
__STWRST
SET
SPBNB _501
SPA _502
_501: __ASSERT== 1, 2
_502: NOP 0
__ASSERT== __STW OR, 0
__ASSERT== __STW STA, 1
__ASSERT== __STW VKE, 1
__ASSERT== __STW BIE, 1
__STWRST
SPBNB _503
__ASSERT== 1, 2
_503: NOP 0
__ASSERT== __STW OR, 0
__ASSERT== __STW STA, 1
__ASSERT== __STW VKE, 1
__ASSERT== __STW BIE, 0
// Test SPBI
__STWRST
SPBI _601
SPA _602
_601: __ASSERT== 1, 2
_602: NOP 0
__ASSERT== __STW OR, 0
__ASSERT== __STW STA, 1
__ASSERT== __STW BIE, 0
__STWRST
L W#16#0100
T STW
SPBI _603
__ASSERT== 1, 2
_603: NOP 0
__ASSERT== __STW OR, 0
__ASSERT== __STW STA, 1
__ASSERT== __STW BIE, 1
// Test SPBIN
__STWRST
L W#16#0100
T STW
SPBIN _701
SPA _702
_701: __ASSERT== 1, 2
_702: NOP 0
__ASSERT== __STW OR, 0
__ASSERT== __STW STA, 1
__ASSERT== __STW BIE, 1
__STWRST
SPBIN _703
__ASSERT== 1, 2
_703: NOP 0
__ASSERT== __STW OR, 0
__ASSERT== __STW STA, 1
__ASSERT== __STW BIE, 0
// Test SPO
__STWRST
SPO _801
SPA _802
_801: __ASSERT== 1, 2
_802: NOP 0
__ASSERT== __STW OV, 0
__STWRST
L W#16#0020
T STW
SPO _803
__ASSERT== 1, 2
_803: NOP 0
__ASSERT== __STW OV, 1
// Test SPS
__STWRST
SPS _901
SPA _902
_901: __ASSERT== 1, 2
_902: NOP 0
__ASSERT== __STW OS, 0
__STWRST
L W#16#0010
T STW
__ASSERT== __STW OS, 1
SPS _903
__ASSERT== 1, 2
_903: NOP 0
__ASSERT== __STW OS, 0
// Test SPZ
__STWRST
L W#16#0080
T STW
SPZ _A01
SPA _A02
_A01: __ASSERT== 1, 2
_A02: NOP 0
__ASSERT== __STW A0, 0
__ASSERT== __STW A1, 1
__STWRST
L W#16#0040
T STW
SPZ _A03
SPA _A04
_A03: __ASSERT== 1, 2
_A04: NOP 0
__ASSERT== __STW A0, 1
__ASSERT== __STW A1, 0
__STWRST
L W#16#00C0
T STW
SPZ _A05
SPA _A06
_A05: __ASSERT== 1, 2
_A06: NOP 0
__ASSERT== __STW A0, 1
__ASSERT== __STW A1, 1
__STWRST
SPZ _A07
__ASSERT== 1, 2
_A07: NOP 0
__ASSERT== __STW A0, 0
__ASSERT== __STW A1, 0
// Test SPN
__STWRST
L W#16#0080
T STW
SPN _B01
__ASSERT== 1, 2
_B01: NOP 0
__ASSERT== __STW A0, 0
__ASSERT== __STW A1, 1
__STWRST
L W#16#0040
T STW
SPN _B02
__ASSERT== 1, 2
_B02: NOP 0
__ASSERT== __STW A0, 1
__ASSERT== __STW A1, 0
__STWRST
L W#16#00C0
T STW
SPN _B03
SPA _B04
_B03: __ASSERT== 1, 2
_B04: NOP 0
__ASSERT== __STW A0, 1
__ASSERT== __STW A1, 1
__STWRST
SPN _B05
SPA _B06
_B05: __ASSERT== 1, 2
_B06: NOP 0
__ASSERT== __STW A0, 0
__ASSERT== __STW A1, 0
// Test SPP
__STWRST
SPP _C01
SPA _C02
_C01: __ASSERT== 1, 2
_C02: NOP 0
__ASSERT== __STW A0, 0
__ASSERT== __STW A1, 0
__STWRST
L W#16#0080
T STW
SPP _C03
__ASSERT== 1, 2
_C03: NOP 0
__ASSERT== __STW A0, 0
__ASSERT== __STW A1, 1
__STWRST
L W#16#0040
T STW
SPP _C04
SPA _C05
_C04: __ASSERT== 1, 2
_C05: NOP 0
__ASSERT== __STW A0, 1
__ASSERT== __STW A1, 0
__STWRST
L W#16#00C0
T STW
SPP _C06
SPA _C07
_C06: __ASSERT== 1, 2
_C07: NOP 0
__ASSERT== __STW A0, 1
__ASSERT== __STW A1, 1
// Test SPM
__STWRST
SPM _D01
SPA _D02
_D01: __ASSERT== 1, 2
_D02: NOP 0
__ASSERT== __STW A0, 0
__ASSERT== __STW A1, 0
__STWRST
L W#16#0080
T STW
SPM _D03
SPA _D04
_D03: __ASSERT== 1, 2
_D04: NOP 0
__ASSERT== __STW A0, 0
__ASSERT== __STW A1, 1
__STWRST
L W#16#0040
T STW
SPM _D05
__ASSERT== 1, 2
_D05: NOP 0
__ASSERT== __STW A0, 1
__ASSERT== __STW A1, 0
__STWRST
L W#16#00C0
T STW
SPM _D06
SPA _D07
_D06: __ASSERT== 1, 2
_D07: NOP 0
__ASSERT== __STW A0, 1
__ASSERT== __STW A1, 1
// Test SPPZ
__STWRST
SPPZ _E01
__ASSERT== 1, 2
_E01: NOP 0
__ASSERT== __STW A0, 0
__ASSERT== __STW A1, 0
__STWRST
L W#16#0080
T STW
SPPZ _E02
__ASSERT== 1, 2
_E02: NOP 0
__ASSERT== __STW A0, 0
__ASSERT== __STW A1, 1
__STWRST
L W#16#0040
T STW
SPPZ _E03
SPA _E04
_E03: __ASSERT== 1, 2
_E04: NOP 0
__ASSERT== __STW A0, 1
__ASSERT== __STW A1, 0
__STWRST
L W#16#00C0
T STW
SPPZ _E05
SPA _E06
_E05: __ASSERT== 1, 2
_E06: NOP 0
__ASSERT== __STW A0, 1
__ASSERT== __STW A1, 1
// Test SPMZ
__STWRST
SPMZ _F01
__ASSERT== 1, 2
_F01: NOP 0
__ASSERT== __STW A0, 0
__ASSERT== __STW A1, 0
__STWRST
L W#16#0080
T STW
SPMZ _F02
SPA _F03
_F02: __ASSERT== 1, 2
_F03: NOP 0
__ASSERT== __STW A0, 0
__ASSERT== __STW A1, 1
__STWRST
L W#16#0040
T STW
SPMZ _F04
__ASSERT== 1, 2
_F04: NOP 0
__ASSERT== __STW A0, 1
__ASSERT== __STW A1, 0
__STWRST
L W#16#00C0
T STW
SPMZ _F05
SPA _F06
_F05: __ASSERT== 1, 2
_F06: NOP 0
__ASSERT== __STW A0, 1
__ASSERT== __STW A1, 1
// Test SPU
__STWRST
SPU _G01
SPA _G02
_G01: __ASSERT== 1, 2
_G02: NOP 0
__ASSERT== __STW A0, 0
__ASSERT== __STW A1, 0
__STWRST
L W#16#0080
T STW
SPU _G03
SPA _G04
_G03: __ASSERT== 1, 2
_G04: NOP 0
__ASSERT== __STW A0, 0
__ASSERT== __STW A1, 1
__STWRST
L W#16#0040
T STW
SPU _G05
SPA _G06
_G05: __ASSERT== 1, 2
_G06: NOP 0
__ASSERT== __STW A0, 1
__ASSERT== __STW A1, 0
__STWRST
L W#16#00C0
T STW
SPU _G07
__ASSERT== 1, 2
_G07: NOP 0
__ASSERT== __STW A0, 1
__ASSERT== __STW A1, 1
// Test LOOP
L 15
L 10
_333: TAK
INC 1
TAK
LOOP _333
__ASSERT== __ACCU 1, 0
__ASSERT== __ACCU 2, 25
// Test LOOP underrun
L 0
LOOP _334
__ASSERT== 1, 2 // Should not be reached
_334: __ASSERT== __ACCU 1, DW#16#0000FFFF
// Test SPL
L 0
SPL def0
SPA ok0
SPA err0
SPA err0
SPA err0
def0: SPA err0
err0: __ASSERT== 1, 0
ok0: NOP 0
L 3
SPL def1
SPA err1
SPA err1
SPA err1
SPA ok1
def1: SPA err1
err1: __ASSERT== 1, 0
ok1: NOP 0
L 4
SPL def2
SPA err2
SPA err2
SPA err2
def2: SPA ok2
err2: __ASSERT== 1, 0
ok2: NOP 0
L 0
SPL def3
def3: SPA ok3
err3: __ASSERT== 1, 0
ok3: NOP 0
L 0
SPL def4
SPA ok4
def4: SPA err4
err4: __ASSERT== 1, 0
ok4: NOP 0
CALL SFC 46 // STOP CPU
|