aboutsummaryrefslogtreecommitdiffstats
path: root/testsuite/005.sim
blob: cbc439f306da451967d9dc6e5b73fc53ae0eeaaa (plain)
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
32
33
34
35
36
37
38
39
40
41
42
43
44
45
46
47
48
49
50
51
52
53
54
55
56
57
58
59
60
61
62
63
64
65
66
67
68
69
70
71
72
73
74
75
76
77
78
79
80
81
82
83
84
85
86
87
88
89
90
91
92
93
94
95
96
97
98
99
100
101
102
103
104
105
106
107
108
109
110
111
112
113
114
115
116
117
118
119
120
121
122
123
124
125
126
127
128
129
130
131
132
133
134
135
136
137
138
139
140
141
142
143
144
145
146
147
148
149
150
151
152
153
154
155
156
157
158
159
160
161
162
163
164
165
166
167
168
169
170
171
172
173
174
175
176
177
178
179
180
181
182
183
184
185
186
187
188
189
190
191
192
193
194
195
196
197
198
199
200
201
202
203
204
205
206
207
208
209
210
211
212
213
214
215
216
217
218
219
220
221
222
223
224
225
226
227
228
229
230
231
232
233
234
235
236
237
238
239
240
241
242
243
244
245
246
247
248
249
250
251
252
253
254
255
256
257
258
259
260
261
262
263
264
265
266
267
268
269
270
271
272
273
274
275
276
277
278
279
280
281
282
283
284
285
286
287
288
289
290
291
292
293
294
295
296
297
298
299
300
301
302
303
304
305
306
307
308
309
310
311
312
313
314
315
316
317
318
319
320
321
322
323
324
325
326
327
328
329
330
331
332
333
334
335
336
337
338
339
340
341
342
343
344
345
346
347
348
349
350
351
352
353
354
355
356
357
358
359
360
361
362
363
364
365
366
367
368
369
370
371
372
373
374
375
376
377
378
379
380
381
382
383
384
385
386
387
388
389
390
391
392
393
394
395
396
397
398
399
400
401
402
403
404
405
406
407
408
409
410
411
412
413
414
415
416
417
418
419
420
421
422
423
424
425
426
427
428
429
430
# PAL22V10

# SETF DIR 
0 {
	INPUT	1=0 2=1 3=0 4=0 5=0 6=0 7=0 8=0 9=0 10=0 11=0 13=0 
}
# CLOCKF CLK 
1 {
	INPUT	1=0 2=1 3=0 4=0 5=0 6=0 7=0 8=0 9=0 10=0 11=0 13=0 
}
2 {
	INPUT	1=1 2=1 3=0 4=0 5=0 6=0 7=0 8=0 9=0 10=0 11=0 13=0 
}
3 {
	INPUT	1=0 2=1 3=0 4=0 5=0 6=0 7=0 8=0 9=0 10=0 11=0 13=0 
}
# CHECK /OUT3 /OUT2 /OUT1 OUT0 
4 {
	OUTPUT	14=1 15=0 16=0 17=0 
}
# CLOCKF CLK 
5 {
	INPUT	1=0 2=1 3=0 4=0 5=0 6=0 7=0 8=0 9=0 10=0 11=0 13=0 
}
6 {
	INPUT	1=1 2=1 3=0 4=0 5=0 6=0 7=0 8=0 9=0 10=0 11=0 13=0 
}
7 {
	INPUT	1=0 2=1 3=0 4=0 5=0 6=0 7=0 8=0 9=0 10=0 11=0 13=0 
}
# CHECK /OUT3 /OUT2 OUT1 /OUT0 
8 {
	OUTPUT	14=0 15=1 16=0 17=0 
}
# CLOCKF CLK 
9 {
	INPUT	1=0 2=1 3=0 4=0 5=0 6=0 7=0 8=0 9=0 10=0 11=0 13=0 
}
10 {
	INPUT	1=1 2=1 3=0 4=0 5=0 6=0 7=0 8=0 9=0 10=0 11=0 13=0 
}
11 {
	INPUT	1=0 2=1 3=0 4=0 5=0 6=0 7=0 8=0 9=0 10=0 11=0 13=0 
}
# CHECK /OUT3 /OUT2 OUT1 OUT0 
12 {
	OUTPUT	14=1 15=1 16=0 17=0 
}
# CLOCKF CLK 
13 {
	INPUT	1=0 2=1 3=0 4=0 5=0 6=0 7=0 8=0 9=0 10=0 11=0 13=0 
}
14 {
	INPUT	1=1 2=1 3=0 4=0 5=0 6=0 7=0 8=0 9=0 10=0 11=0 13=0 
}
15 {
	INPUT	1=0 2=1 3=0 4=0 5=0 6=0 7=0 8=0 9=0 10=0 11=0 13=0 
}
# CHECK /OUT3 OUT2 /OUT1 /OUT0 
16 {
	OUTPUT	14=0 15=0 16=1 17=0 
}
# CLOCKF CLK 
17 {
	INPUT	1=0 2=1 3=0 4=0 5=0 6=0 7=0 8=0 9=0 10=0 11=0 13=0 
}
18 {
	INPUT	1=1 2=1 3=0 4=0 5=0 6=0 7=0 8=0 9=0 10=0 11=0 13=0 
}
19 {
	INPUT	1=0 2=1 3=0 4=0 5=0 6=0 7=0 8=0 9=0 10=0 11=0 13=0 
}
# CHECK /OUT3 OUT2 /OUT1 OUT0 
20 {
	OUTPUT	14=1 15=0 16=1 17=0 
}
# CLOCKF CLK 
21 {
	INPUT	1=0 2=1 3=0 4=0 5=0 6=0 7=0 8=0 9=0 10=0 11=0 13=0 
}
22 {
	INPUT	1=1 2=1 3=0 4=0 5=0 6=0 7=0 8=0 9=0 10=0 11=0 13=0 
}
23 {
	INPUT	1=0 2=1 3=0 4=0 5=0 6=0 7=0 8=0 9=0 10=0 11=0 13=0 
}
# CHECK /OUT3 OUT2 OUT1 /OUT0 
24 {
	OUTPUT	14=0 15=1 16=1 17=0 
}
# CLOCKF CLK 
25 {
	INPUT	1=0 2=1 3=0 4=0 5=0 6=0 7=0 8=0 9=0 10=0 11=0 13=0 
}
26 {
	INPUT	1=1 2=1 3=0 4=0 5=0 6=0 7=0 8=0 9=0 10=0 11=0 13=0 
}
27 {
	INPUT	1=0 2=1 3=0 4=0 5=0 6=0 7=0 8=0 9=0 10=0 11=0 13=0 
}
# CHECK /OUT3 OUT2 OUT1 OUT0 
28 {
	OUTPUT	14=1 15=1 16=1 17=0 
}
# CLOCKF CLK 
29 {
	INPUT	1=0 2=1 3=0 4=0 5=0 6=0 7=0 8=0 9=0 10=0 11=0 13=0 
}
30 {
	INPUT	1=1 2=1 3=0 4=0 5=0 6=0 7=0 8=0 9=0 10=0 11=0 13=0 
}
31 {
	INPUT	1=0 2=1 3=0 4=0 5=0 6=0 7=0 8=0 9=0 10=0 11=0 13=0 
}
# CHECK OUT3 /OUT2 /OUT1 /OUT0 
32 {
	OUTPUT	14=0 15=0 16=0 17=1 
}
# CLOCKF CLK 
33 {
	INPUT	1=0 2=1 3=0 4=0 5=0 6=0 7=0 8=0 9=0 10=0 11=0 13=0 
}
34 {
	INPUT	1=1 2=1 3=0 4=0 5=0 6=0 7=0 8=0 9=0 10=0 11=0 13=0 
}
35 {
	INPUT	1=0 2=1 3=0 4=0 5=0 6=0 7=0 8=0 9=0 10=0 11=0 13=0 
}
# CHECK OUT3 /OUT2 /OUT1 OUT0 
36 {
	OUTPUT	14=1 15=0 16=0 17=1 
}
# CLOCKF CLK 
37 {
	INPUT	1=0 2=1 3=0 4=0 5=0 6=0 7=0 8=0 9=0 10=0 11=0 13=0 
}
38 {
	INPUT	1=1 2=1 3=0 4=0 5=0 6=0 7=0 8=0 9=0 10=0 11=0 13=0 
}
39 {
	INPUT	1=0 2=1 3=0 4=0 5=0 6=0 7=0 8=0 9=0 10=0 11=0 13=0 
}
# CHECK OUT3 /OUT2 OUT1 /OUT0 
40 {
	OUTPUT	14=0 15=1 16=0 17=1 
}
# CLOCKF CLK 
41 {
	INPUT	1=0 2=1 3=0 4=0 5=0 6=0 7=0 8=0 9=0 10=0 11=0 13=0 
}
42 {
	INPUT	1=1 2=1 3=0 4=0 5=0 6=0 7=0 8=0 9=0 10=0 11=0 13=0 
}
43 {
	INPUT	1=0 2=1 3=0 4=0 5=0 6=0 7=0 8=0 9=0 10=0 11=0 13=0 
}
# CHECK OUT3 /OUT2 OUT1 OUT0 
44 {
	OUTPUT	14=1 15=1 16=0 17=1 
}
# CLOCKF CLK 
45 {
	INPUT	1=0 2=1 3=0 4=0 5=0 6=0 7=0 8=0 9=0 10=0 11=0 13=0 
}
46 {
	INPUT	1=1 2=1 3=0 4=0 5=0 6=0 7=0 8=0 9=0 10=0 11=0 13=0 
}
47 {
	INPUT	1=0 2=1 3=0 4=0 5=0 6=0 7=0 8=0 9=0 10=0 11=0 13=0 
}
# CHECK OUT3 OUT2 /OUT1 /OUT0 
48 {
	OUTPUT	14=0 15=0 16=1 17=1 
}
# CLOCKF CLK 
49 {
	INPUT	1=0 2=1 3=0 4=0 5=0 6=0 7=0 8=0 9=0 10=0 11=0 13=0 
}
50 {
	INPUT	1=1 2=1 3=0 4=0 5=0 6=0 7=0 8=0 9=0 10=0 11=0 13=0 
}
51 {
	INPUT	1=0 2=1 3=0 4=0 5=0 6=0 7=0 8=0 9=0 10=0 11=0 13=0 
}
# CHECK OUT3 OUT2 /OUT1 OUT0 
52 {
	OUTPUT	14=1 15=0 16=1 17=1 
}
# CLOCKF CLK 
53 {
	INPUT	1=0 2=1 3=0 4=0 5=0 6=0 7=0 8=0 9=0 10=0 11=0 13=0 
}
54 {
	INPUT	1=1 2=1 3=0 4=0 5=0 6=0 7=0 8=0 9=0 10=0 11=0 13=0 
}
55 {
	INPUT	1=0 2=1 3=0 4=0 5=0 6=0 7=0 8=0 9=0 10=0 11=0 13=0 
}
# CHECK OUT3 OUT2 OUT1 /OUT0 
56 {
	OUTPUT	14=0 15=1 16=1 17=1 
}
# CLOCKF CLK 
57 {
	INPUT	1=0 2=1 3=0 4=0 5=0 6=0 7=0 8=0 9=0 10=0 11=0 13=0 
}
58 {
	INPUT	1=1 2=1 3=0 4=0 5=0 6=0 7=0 8=0 9=0 10=0 11=0 13=0 
}
59 {
	INPUT	1=0 2=1 3=0 4=0 5=0 6=0 7=0 8=0 9=0 10=0 11=0 13=0 
}
# CHECK OUT3 OUT2 OUT1 OUT0 
60 {
	OUTPUT	14=1 15=1 16=1 17=1 
}
# SETF /DIR 
61 {
	INPUT	1=0 2=0 3=0 4=0 5=0 6=0 7=0 8=0 9=0 10=0 11=0 13=0 
}
# CLOCKF CLK 
62 {
	INPUT	1=0 2=0 3=0 4=0 5=0 6=0 7=0 8=0 9=0 10=0 11=0 13=0 
}
63 {
	INPUT	1=1 2=0 3=0 4=0 5=0 6=0 7=0 8=0 9=0 10=0 11=0 13=0 
}
64 {
	INPUT	1=0 2=0 3=0 4=0 5=0 6=0 7=0 8=0 9=0 10=0 11=0 13=0 
}
# CHECK OUT3 OUT2 OUT1 /OUT0 
65 {
	OUTPUT	14=0 15=1 16=1 17=1 
}
# CLOCKF CLK 
66 {
	INPUT	1=0 2=0 3=0 4=0 5=0 6=0 7=0 8=0 9=0 10=0 11=0 13=0 
}
67 {
	INPUT	1=1 2=0 3=0 4=0 5=0 6=0 7=0 8=0 9=0 10=0 11=0 13=0 
}
68 {
	INPUT	1=0 2=0 3=0 4=0 5=0 6=0 7=0 8=0 9=0 10=0 11=0 13=0 
}
# CHECK OUT3 OUT2 /OUT1 OUT0 
69 {
	OUTPUT	14=1 15=0 16=1 17=1 
}
# CLOCKF CLK 
70 {
	INPUT	1=0 2=0 3=0 4=0 5=0 6=0 7=0 8=0 9=0 10=0 11=0 13=0 
}
71 {
	INPUT	1=1 2=0 3=0 4=0 5=0 6=0 7=0 8=0 9=0 10=0 11=0 13=0 
}
72 {
	INPUT	1=0 2=0 3=0 4=0 5=0 6=0 7=0 8=0 9=0 10=0 11=0 13=0 
}
# CHECK OUT3 OUT2 /OUT1 /OUT0 
73 {
	OUTPUT	14=0 15=0 16=1 17=1 
}
# CLOCKF CLK 
74 {
	INPUT	1=0 2=0 3=0 4=0 5=0 6=0 7=0 8=0 9=0 10=0 11=0 13=0 
}
75 {
	INPUT	1=1 2=0 3=0 4=0 5=0 6=0 7=0 8=0 9=0 10=0 11=0 13=0 
}
76 {
	INPUT	1=0 2=0 3=0 4=0 5=0 6=0 7=0 8=0 9=0 10=0 11=0 13=0 
}
# CHECK OUT3 /OUT2 OUT1 OUT0 
77 {
	OUTPUT	14=1 15=1 16=0 17=1 
}
# CLOCKF CLK 
78 {
	INPUT	1=0 2=0 3=0 4=0 5=0 6=0 7=0 8=0 9=0 10=0 11=0 13=0 
}
79 {
	INPUT	1=1 2=0 3=0 4=0 5=0 6=0 7=0 8=0 9=0 10=0 11=0 13=0 
}
80 {
	INPUT	1=0 2=0 3=0 4=0 5=0 6=0 7=0 8=0 9=0 10=0 11=0 13=0 
}
# CHECK OUT3 /OUT2 OUT1 /OUT0 
81 {
	OUTPUT	14=0 15=1 16=0 17=1 
}
# CLOCKF CLK 
82 {
	INPUT	1=0 2=0 3=0 4=0 5=0 6=0 7=0 8=0 9=0 10=0 11=0 13=0 
}
83 {
	INPUT	1=1 2=0 3=0 4=0 5=0 6=0 7=0 8=0 9=0 10=0 11=0 13=0 
}
84 {
	INPUT	1=0 2=0 3=0 4=0 5=0 6=0 7=0 8=0 9=0 10=0 11=0 13=0 
}
# CHECK OUT3 /OUT2 /OUT1 OUT0 
85 {
	OUTPUT	14=1 15=0 16=0 17=1 
}
# CLOCKF CLK 
86 {
	INPUT	1=0 2=0 3=0 4=0 5=0 6=0 7=0 8=0 9=0 10=0 11=0 13=0 
}
87 {
	INPUT	1=1 2=0 3=0 4=0 5=0 6=0 7=0 8=0 9=0 10=0 11=0 13=0 
}
88 {
	INPUT	1=0 2=0 3=0 4=0 5=0 6=0 7=0 8=0 9=0 10=0 11=0 13=0 
}
# CHECK OUT3 /OUT2 /OUT1 /OUT0 
89 {
	OUTPUT	14=0 15=0 16=0 17=1 
}
# CLOCKF CLK 
90 {
	INPUT	1=0 2=0 3=0 4=0 5=0 6=0 7=0 8=0 9=0 10=0 11=0 13=0 
}
91 {
	INPUT	1=1 2=0 3=0 4=0 5=0 6=0 7=0 8=0 9=0 10=0 11=0 13=0 
}
92 {
	INPUT	1=0 2=0 3=0 4=0 5=0 6=0 7=0 8=0 9=0 10=0 11=0 13=0 
}
# CHECK /OUT3 OUT2 OUT1 OUT0 
93 {
	OUTPUT	14=1 15=1 16=1 17=0 
}
# CLOCKF CLK 
94 {
	INPUT	1=0 2=0 3=0 4=0 5=0 6=0 7=0 8=0 9=0 10=0 11=0 13=0 
}
95 {
	INPUT	1=1 2=0 3=0 4=0 5=0 6=0 7=0 8=0 9=0 10=0 11=0 13=0 
}
96 {
	INPUT	1=0 2=0 3=0 4=0 5=0 6=0 7=0 8=0 9=0 10=0 11=0 13=0 
}
# CHECK /OUT3 OUT2 OUT1 /OUT0 
97 {
	OUTPUT	14=0 15=1 16=1 17=0 
}
# CLOCKF CLK 
98 {
	INPUT	1=0 2=0 3=0 4=0 5=0 6=0 7=0 8=0 9=0 10=0 11=0 13=0 
}
99 {
	INPUT	1=1 2=0 3=0 4=0 5=0 6=0 7=0 8=0 9=0 10=0 11=0 13=0 
}
100 {
	INPUT	1=0 2=0 3=0 4=0 5=0 6=0 7=0 8=0 9=0 10=0 11=0 13=0 
}
# CHECK /OUT3 OUT2 /OUT1 OUT0 
101 {
	OUTPUT	14=1 15=0 16=1 17=0 
}
# CLOCKF CLK 
102 {
	INPUT	1=0 2=0 3=0 4=0 5=0 6=0 7=0 8=0 9=0 10=0 11=0 13=0 
}
103 {
	INPUT	1=1 2=0 3=0 4=0 5=0 6=0 7=0 8=0 9=0 10=0 11=0 13=0 
}
104 {
	INPUT	1=0 2=0 3=0 4=0 5=0 6=0 7=0 8=0 9=0 10=0 11=0 13=0 
}
# CHECK /OUT3 OUT2 /OUT1 /OUT0 
105 {
	OUTPUT	14=0 15=0 16=1 17=0 
}
# CLOCKF CLK 
106 {
	INPUT	1=0 2=0 3=0 4=0 5=0 6=0 7=0 8=0 9=0 10=0 11=0 13=0 
}
107 {
	INPUT	1=1 2=0 3=0 4=0 5=0 6=0 7=0 8=0 9=0 10=0 11=0 13=0 
}
108 {
	INPUT	1=0 2=0 3=0 4=0 5=0 6=0 7=0 8=0 9=0 10=0 11=0 13=0 
}
# CHECK /OUT3 /OUT2 OUT1 OUT0 
109 {
	OUTPUT	14=1 15=1 16=0 17=0 
}
# CLOCKF CLK 
110 {
	INPUT	1=0 2=0 3=0 4=0 5=0 6=0 7=0 8=0 9=0 10=0 11=0 13=0 
}
111 {
	INPUT	1=1 2=0 3=0 4=0 5=0 6=0 7=0 8=0 9=0 10=0 11=0 13=0 
}
112 {
	INPUT	1=0 2=0 3=0 4=0 5=0 6=0 7=0 8=0 9=0 10=0 11=0 13=0 
}
# CHECK /OUT3 /OUT2 OUT1 /OUT0 
113 {
	OUTPUT	14=0 15=1 16=0 17=0 
}
# CLOCKF CLK 
114 {
	INPUT	1=0 2=0 3=0 4=0 5=0 6=0 7=0 8=0 9=0 10=0 11=0 13=0 
}
115 {
	INPUT	1=1 2=0 3=0 4=0 5=0 6=0 7=0 8=0 9=0 10=0 11=0 13=0 
}
116 {
	INPUT	1=0 2=0 3=0 4=0 5=0 6=0 7=0 8=0 9=0 10=0 11=0 13=0 
}
# CHECK /OUT3 /OUT2 /OUT1 OUT0 
117 {
	OUTPUT	14=1 15=0 16=0 17=0 
}
# CLOCKF CLK 
118 {
	INPUT	1=0 2=0 3=0 4=0 5=0 6=0 7=0 8=0 9=0 10=0 11=0 13=0 
}
119 {
	INPUT	1=1 2=0 3=0 4=0 5=0 6=0 7=0 8=0 9=0 10=0 11=0 13=0 
}
120 {
	INPUT	1=0 2=0 3=0 4=0 5=0 6=0 7=0 8=0 9=0 10=0 11=0 13=0 
}
# CHECK /OUT3 /OUT2 /OUT1 /OUT0 
121 {
	OUTPUT	14=0 15=0 16=0 17=0 
}
bues.ch cgit interface